256比特指的是以256比特字节为中心而运作的处理器及操作系统

使用

它的CPU有可以运作单一指令功能的指令组(如AVX指令集FMA指令集 等)。 使256比特的寄存器可被用于存储几个较小的数字,如八个32位浮点数,一个单一指令也可以与操作上的这些数值同时进行。 然而,这些处理器的操作不会在256的二进制数字长度上的独立数字进行,而是它的寄存器大小只有256比特。 二进制同样可以在128位的系统找到。

 
使用 Efficeon 处理器的笔电

历史

美国国防高等研究计划署所供资的的数据密集型结构系统(Data-Intensive Architecture,DIVA)纳入5级256比特数据路径的流水线存储器处理器英语Processor-in-memory(Processor-in-memory,PIM),2002年,该技术包含完整的登记文件与算术逻辑单元,在一个叫做“WideWord”的处理器完成。

另见

参考文献

  1. ^ Transmeta Efficeon TM8300 Processor (PDF). Transmeta Corporation. (原始内容存档 (PDF)于2019-02-10). 
  2. ^ Williams, Martyn. Transmeta Unveils Plans for TM8000 Processor. PC World. 2002-05-29. (原始内容存档于2010-04-14). 
  3. ^ Watson, Robert N. M. CHERI: a research platform deconflating hardware virtualization and protection (PDF). Unpublished workshop paper for RESoLVE’12, March 3, 2012, London, UK. SRI International Computer Science Laboratory. 2012-03-03. (原始内容存档 (PDF)于2017-10-10).