倍频器
此条目没有列出任何参考或来源。 (2010年9月9日) |
倍频器(英语:Frequency multiplier),通常被使用在无线电接收器或无线电发射器,使输出成为输入讯号的频率的预定倍数的多频谐振电路。在实际应用时,单一倍频器,通常应在4倍频以下,超过4倍频的应用时,则以多级方式串接多个倍频电路。
倍频应用在CPU
在Intel 80486早期以前的x86系列的CPU,内频与外频一致。自1992年的Intel 80486DX2开始,倍频被应用在CPU上,至此CPU的运算效能开始与外频脱钩。
相关
外部链接
- Fractional N frequency synthesizer with modulation compensation U.S. Patent 4,686,488, Attenborough, C. (1987, August 11)
- Programmable fractional-N frequency synthesizer U.S. Patent 5,224,132, Bar-Giora Goldberg, (1993, June 29)